"); //-->
介绍了基于TMS320C6713和Altera EP2C20F256的高速实时数据采集处理系统的软硬件设计方案.该方案以TMS320C6713为核心处理器,用EP2C20F256实现输入输出FIFO.实验结果表明,在一定的算法复杂度的情况下,对信号的采样频率可达到6MHz,该方案完全可以满足大多数场合对数据采集及处理的精确度和实时性的要求.
13和FPGA的高速实时采集系统的设计与实现.pdf
*博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。